74LV132N 데이터 시트
![74LV132N 데이터 시트 페이지 1](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0001.webp)
![74LV132N 데이터 시트 페이지 2](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0002.webp)
![74LV132N 데이터 시트 페이지 3](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0003.webp)
![74LV132N 데이터 시트 페이지 4](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0004.webp)
![74LV132N 데이터 시트 페이지 5](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0005.webp)
![74LV132N 데이터 시트 페이지 6](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0006.webp)
![74LV132N 데이터 시트 페이지 7](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0007.webp)
![74LV132N 데이터 시트 페이지 8](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0008.webp)
![74LV132N 데이터 시트 페이지 9](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0009.webp)
![74LV132N 데이터 시트 페이지 10](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0010.webp)
![74LV132N 데이터 시트 페이지 11](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0011.webp)
![74LV132N 데이터 시트 페이지 12](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0012.webp)
![74LV132N 데이터 시트 페이지 13](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0013.webp)
![74LV132N 데이터 시트 페이지 14](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0014.webp)
![74LV132N 데이터 시트 페이지 15](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0015.webp)
![74LV132N 데이터 시트 페이지 16](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0016.webp)
![74LV132N 데이터 시트 페이지 17](http://pneda.ltd/static/datasheets/images/46/74lv132n-112-0017.webp)
제조업체 NXP USA Inc. 시리즈 74LV 논리 유형 NAND Gate 회로 수 4 입력 수 2 특징 Schmitt Trigger 전압-공급 1V ~ 5.5V 전류-대기 (최대) 40µA 전류-출력 높음, 낮음 12mA, 12mA 논리 레벨-낮음 0.3V ~ 1.2V 논리 레벨-높음 1.4V ~ 3.9V V, 최대 CL에서 최대 전파 지연 9ns @ 5V, 50pF 작동 온도 -40°C ~ 125°C 장착 유형 Through Hole 공급자 장치 패키지 14-DIP 패키지 / 케이스 14-DIP (0.300", 7.62mm) |