DLP-HS-FPGA 데이터 시트
![DLP-HS-FPGA 데이터 시트 페이지 1](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0001.webp)
![DLP-HS-FPGA 데이터 시트 페이지 2](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0002.webp)
![DLP-HS-FPGA 데이터 시트 페이지 3](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0003.webp)
![DLP-HS-FPGA 데이터 시트 페이지 4](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0004.webp)
![DLP-HS-FPGA 데이터 시트 페이지 5](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0005.webp)
![DLP-HS-FPGA 데이터 시트 페이지 6](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0006.webp)
![DLP-HS-FPGA 데이터 시트 페이지 7](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0007.webp)
![DLP-HS-FPGA 데이터 시트 페이지 8](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0008.webp)
![DLP-HS-FPGA 데이터 시트 페이지 9](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0009.webp)
![DLP-HS-FPGA 데이터 시트 페이지 10](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0010.webp)
![DLP-HS-FPGA 데이터 시트 페이지 11](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0011.webp)
![DLP-HS-FPGA 데이터 시트 페이지 12](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0012.webp)
![DLP-HS-FPGA 데이터 시트 페이지 13](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0013.webp)
![DLP-HS-FPGA 데이터 시트 페이지 14](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0014.webp)
![DLP-HS-FPGA 데이터 시트 페이지 15](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0015.webp)
![DLP-HS-FPGA 데이터 시트 페이지 16](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0016.webp)
![DLP-HS-FPGA 데이터 시트 페이지 17](http://pneda.ltd/static/datasheets/images/52/dlp-hs-fpga-0017.webp)
제조업체 DLP Design Inc. 시리즈 FPGA 모듈 / 보드 유형 FPGA, USB Core 코어 프로세서 Spartan-3A, XC3S200A 공동 프로세서 FT2232H 속도 66MHz 플래시 크기 - RAM 크기 32MB 커넥터 유형 USB - B, Pin Header 크기 / 치수 3" x 1.2" (76.2mm x 30.5mm) 작동 온도 0°C ~ 70°C |